Vhdl : Langage et Modélisation des Circuits Numériques
Formation
À Brest
Avez-vous besoin d'un coach de formation?
Il vous aidera à comparer différents cours et à trouver la solution la plus abordable.
Description
-
Typologie
Formation
-
Dirigé à
Pour professionnels
-
Lieu
Brest
-
Durée
3 Jours
Objectifs: VHDL, langage de description des circuits et systèmes numériques, a été normalisé par l'IEEE en 1988 et s'est depuis très vite imposé comme un standard, aussi bien dans le domaine de la recherche que de l'industrie. En fin de stage, les participants doivent être capables d'utiliser VHDL afin de modéliser et de simuler un circuit intégré numérique. Destinataires: Techniciens et ingénieurs impliqués dans la conception de cartes ou circuits intégrés numériques et le développement de bancs de test. La connaissance préalable d'un langage de programmation évolué est fortement souhaitable (Pascal, C…).
Précisions importantes
Modalité Formation continue
Les sites et dates disponibles
Lieu
Date de début
Date de début
À propos de cette formation
Aucun
Les Avis
Le programme
Introduction
- Qu'est-ce qu'un langage de description de matériel ?
- Histoire et standardisation de VHDL
- Généralités : les bibliothèques, les unités de conception, les domaines concurrents et séquentiels, les types et classes d'objets
Le langage VHDL
- Unités de conception : entités, architectures, configurations, déclarations de paquetages, corps de paquetages
- Types de données : scalaires, composites, accès, fichiers
- Déclarations et spécifications
- Instructions séquentielles et leur domaine d'application
- Instructions concurrentes et leur domaine d'application
- Sous-programmes : déclaration, corps, surcharge, fonction de résolution
- Généricité : syntaxe de déclaration de blocs génériques et exemples
- Attributs
- Paquetages standards : Standard et textio
- Les pièges de VHDL
- Travaux pratiques Travaux Pratiques L'outil utilisé pendant les travaux pratiques est le logiciel de simulation ModelSim.
- TP1 et 2: Première modélisation : registre et additionneur
- TP3 : Modèle temporisé et vérification temporelles : mémoire morte (ROM)
Avez-vous besoin d'un coach de formation?
Il vous aidera à comparer différents cours et à trouver la solution la plus abordable.
Vhdl : Langage et Modélisation des Circuits Numériques