Formation Définition de la Configuration (HCD) pour z/OS
Formation
À Paris
Avez-vous besoin d'un coach de formation?
Il vous aidera à comparer différents cours et à trouver la solution la plus abordable.
Description
-
Typologie
Formation
-
Lieu
Paris
-
Dates de début
Dates au choix
CETTE FORMATION DÉFINITION DE LA CONFIGURATION (HCD) POUR Z/OS VOUS PERMETTRA DE :
Décrire la nouvelle technologie de processeurs zSeries
Coder les nouveaux processeurs zSeries (z9 à z196)
Coder les canaux FICON et le canal à canal FICON
Coder l'unité de couplage et les liaisons connexes
Coder les routeurs en cascade FICON
Créer un fichier de travail de définition des entrées-sorties (IODF) à partir de zéro
Utiliser un outil de mappage de code d'utilisation de voie logique pour créer un fichier de travail de définition des entrées-sorties validé
Élaborer un fichier de production de définition des entrées-sorties (IODF) à l'aide d'un fichier de travail de définition des entrées-sorties
Apporter des modifications d'entrées-sorties dynamiques à un véritable système z/OS
Élaborer un membre LOADxx parmlib pour procéder au chargement initial (PCI)
Afficher la configuration sous forme graphique
Créer des rapports de configuration pertinents
Les sites et dates disponibles
Lieu
Date de début
Date de début
À propos de cette formation
Posséder une connaissance de base de z/OS et de la configuration des entrées-sorties. Ces connaissances peuvent être acquises au cours de la formation "Compétences fondamentales en z/OS" (ES10G)
Visiter leur site web
Les Avis
Les exploits du centre
Toutes les formations sont actualisées
L'évaluation moyenne est supérieure à 3,7
Plus de 50 opinions au cours des 12 derniers mois
Ce centre est avec Emagister depuis 9 ans.
Les matières
- Routeurs
- Logique
- Os
Le programme
Examen du programme de configuration des entrées-sorties et de la macro MVSCP (programme de configuration du système d'exploitation à mémoires virtuelles multiples)
Dialogue HCD
Concepts de partitionnement logique (LPAR) et d'unité de contrôle logique
Cartes systèmes ouverts (OSA), OSA/ICC et technologies HiperSocket Examen du matériel zSeries Exercice 1: Présentation de l'environnement de laboratoire
Exercice 2: Familiarisation avec la définition de configuration matérielle (HCD)
Architecture d'entrée-sortie zSeries : sous-systèmes de voie logique
Concepts évolués de l'unité de disque : volume d'adressage étendu/accès en parallèle aux volumes et ensembles de sous-canaux multiples FICON, canal à canal FICON et routeurs FICON Exercice 3: Codage d'un processeur zSeries 2817
Exercice 4: Ajout de routeurs FICON à votre configuration (facultatif)
Exercice 5: Migration incrémentielle à partir d'un module de programme de configuration des entrées-sorties (IOCP) (facultatif)
Mise en œuvre et migration d'une définition de configuration matérielle (HCD)
Procédure de chargement initial (PCI) et membre LOADxx
Reconfiguration dynamique des entrées-sorties HDC z196 et utilisation de l'outil CMT Exercice 6: Élaboration d'un membre LOADxx
Exercice 7: Exécution d'une entrée-sortie dynamique
Canal à canal FICON pour sysplex HCD et Sysplex parallèle Exercice 8: Codage d'un 2817 à l'aide de CMT
Exercice 9: Codage de liaisons de couplage (unité de couplage)
Exercice 10: Codage du canal à canal FICON d'un sysplex
Avez-vous besoin d'un coach de formation?
Il vous aidera à comparer différents cours et à trouver la solution la plus abordable.
Formation Définition de la Configuration (HCD) pour z/OS